Benutzer-Werkzeuge

    ~~ RM: keiner ~~ UI: ---start--- ~~ IP:3.137.187.233~~

Webseiten-Werkzeuge


Unterschiede

Hier werden die Unterschiede zwischen zwei Versionen angezeigt.

Link zu dieser Vergleichsansicht

Nächste Überarbeitung
Vorhergehende Überarbeitung
de:parts:delayline [2011/04/21 01:35] – angelegt MWankede:parts:delayline [2014/02/23 05:19] (aktuell) MWanke
Zeile 1: Zeile 1:
-{{  :status_50.gif|10%}} 
 ====== Delay Line ====== ====== Delay Line ======
-{{:de:baustelle.gif|Baustelle}} +Verzögerungsleitungen (engl. delay line, Korrekt: Laufzeitleitung) dienen der Zeitverschiebung oder temporären Speicherung (Laufzeitspeicher) eines seriellen Signales (analog oder digital) mittels der Signallaufzeit in einer elektrischen Leitung bestimmter Länge oder auch in einer akustischen Übertragungsstrecke. Die Verzögerungszeit ergibt sich dabei aus dem Quotienten aus Länge und Wellengeschwindigkeit. (-> [[http://de.wikipedia.org/wiki/Verz%C3%B6gerungsleitung|Wikipedia]])
- +
-Verzögerungsleitungen (engl. delay line, Korrekt: Laufzeitleitung)  +
-{{  :de:parts:delayline-schematic-8700.png|DelayLine Schematic}} +
-dienen der Zeitverschiebung oder temporären Speicherung (Laufzeitspeicher) eines seriellen Signales (analog oder digital) mittels der Signallaufzeit in einer elektrischen Leitung bestimmter Länge oder auch in einer akustischen Übertragungsstrecke. Die Verzögerungszeit ergibt sich dabei aus dem Quotienten aus Länge und Wellengeschwindigkeit. (-> [[http://de.wikipedia.org/wiki/Verz%C3%B6gerungsleitung|Wikipedia]])+
  
 +{{:de:parts:delayline_a3640_dallas.png  |}}
 **Elektronische Verzögerungsleitung**\\  **Elektronische Verzögerungsleitung**\\ 
 Eine elektronische Form einer Verzögerungsleitung ist der sogenannte **Eimerkettenspeicher**, bei der die Ladungen einer Vielzahl von Kondensatoren auf ein Taktsignal hin an den nächsten weitergegeben werden. Das Prinzip ist in Form Integrierter Schaltungen als charge-coupled device (CCD) bekannt. Da dieses Prinzip zeitdiskret arbeitet, ist die Bandbreite auf die halbe Taktfrequenz begrenzt. Die digitale Form sind FIFO-Speicher, dieser wird auch mit DRAMs realisiert. Eine elektronische Form einer Verzögerungsleitung ist der sogenannte **Eimerkettenspeicher**, bei der die Ladungen einer Vielzahl von Kondensatoren auf ein Taktsignal hin an den nächsten weitergegeben werden. Das Prinzip ist in Form Integrierter Schaltungen als charge-coupled device (CCD) bekannt. Da dieses Prinzip zeitdiskret arbeitet, ist die Bandbreite auf die halbe Taktfrequenz begrenzt. Die digitale Form sind FIFO-Speicher, dieser wird auch mit DRAMs realisiert.
  
 ===== Einsatz im Amiga ===== ===== Einsatz im Amiga =====
- +{{  :de:parts:delayline-schematic-8700.png|DelayLine Schematic}}
-{{  :de:parts:delayline-ep8700.png|Delay Line EP8700}}+
 Im Amiga sind verschiedene Typen und Firmen zum Einsatz gekommen. Im Amiga sind verschiedene Typen und Firmen zum Einsatz gekommen.
  
-^C= Part-Nr.^C= Bezeichnung^Alternativ-Typ+^C= Part-Nr.^C= Bezeichnung^Form
-|390555-01|Delay Line 5 tap 25ns|..i.A.+|390555-01|Delay Line 5 tap 25ns|DIL-14
 +\\ 
  
 ^Vorkommen^Anzahl^Position^Pins -> Verzögerung^ ^Vorkommen^Anzahl^Position^Pins -> Verzögerung^
 |A3640|1|U103,|Pin4 -> 10ns| |A3640|1|U103,|Pin4 -> 10ns|
 |A4000T|1|U102,|Pin12 -> 5ns + Pin10 -> 15ns| |A4000T|1|U102,|Pin12 -> 5ns + Pin10 -> 15ns|
- +\\  
-bisher von 'Dallas', ... gesehen (DIL-14) +{{:de:parts:delayline_a4t_bel.jpg|}}
  
 ====== Pinbelegung / Pinout ====== ====== Pinbelegung / Pinout ======
 +{{  :de:parts:delayline-ep8700.png|Delay Line EP8700}}
 FIXME FIXME
 {{:de:parts:delayline-pins-8700.png|}} {{:de:parts:delayline-pins-8700.png|}}
Zuletzt geändert: 2013/02/24 06:15